招標編號: | HITZB-404 |
---|---|
加入日期: | 2009.10.21 |
截止日期: | 2009.11.02 |
招標業(yè)主: | 哈爾濱工業(yè)大學 |
地 區(qū): | 哈爾濱 |
內 容: | 設備配置: 1) 具有基于Simulink環(huán)境下的算法快速硬件驗證功能;算法軟(DSP)/硬(FPGA)件實現(xiàn)分配、處理板底層驅動及其接口設置等硬件資源分配問題必須在Simulink環(huán)境下快速完成等 |
哈爾濱工業(yè)大學招標采購辦公室受用戶的委托,擬就高性能抗干擾多通道基帶信號處理系統(tǒng)項目進行公開招標。歡迎具有此項供貨能力、資信良好的國內制造商及代理商前來投標。
一、項目名稱:高性能抗干擾多通道基帶信號處理系統(tǒng)
二、招標編號:HITZB-404
三、主要技術指標:
1. 設備配置:
1) 具有基于Simulink環(huán)境下的算法快速硬件驗證功能;算法軟(DSP)/硬(FPGA)件實現(xiàn)分配、處理板底層驅動及其接口設置等硬件資源分配問題必須在Simulink環(huán)境下快速完成;
2) 硬件驗證平臺具有高性能信號處理能力,需由主信號處理器板卡、高速AD板卡和板間通信接口卡DRC組成;
3) 針對信號處理器板卡、高速AD 板卡和DRC板卡,需要具有與Simulink環(huán)境無縫銜接的Lyrtech模型開發(fā)軟件包;
2. 技術規(guī)格:
主信號處理器板需集成四片TITMS320C6416 DSP和兩片Xilinx V4 FPGA同等性能的專用處理器,DSP運行主頻在1GHz以上,具有128MBSDRAM;每個FPGA需帶有128MB的DDR SDRAM, FPGA之間需有兩個RapidCHANNEL連接,能夠提供全雙工、8Gbps的數(shù)據(jù)交換能力;高速AD板卡需提供8路同相ADC模塊,速率不低于105MHz;板卡上的FPGA最高時鐘速率不低于500MHz;通道間需具有低抖動時鐘;板間通信接口卡需提供1-GBps的高速通信端口RapidCHANNEL,同時提供400MBps以上的FPDP端口。
3. 售后服務:
要求軟件一年免費升級;硬件一年免費維修。
四、投標商準入資格
(1)具有在境內的獨立法人資格以及相關資質證明文件。
(2)具備中國政府采購法第二十二條的條件。
(3)本次公告截止日期為2009年11月2日有意參與投標的供應商請于截止日前與我辦聯(lián)系,以便于有效安排開標事宜。
(4)將投標申請表及營業(yè)執(zhí)照傳真予我們。
(5)如果報名情況符合開標條件,標書將在報名截止后,以電子郵件***
(6)代理商投標時應出具與國外公司所屬關系證明文件,本次招標為進口設備,謝絕國內產(chǎn)品制造商投標。
五、報名辦法
招標人:哈爾濱工業(yè)大學
招標人地址:***
哈爾濱工業(yè)大學行政辦公樓207室招標采購辦公室
招標聯(lián)系人:張立 聯(lián)系電話***
技術聯(lián)系人:遲永鋼 聯(lián)系電話***
郵政編碼:150001